走线延迟与电路上升沿时间相比拟的情况下,系统电路的功能将会出现问题
高速数字电路要求信号的上升或下降时间越短越好
频率越高,导线就会有寄生效应

1.高速电路定义
如果线传播延时大于数字信号驱动端上升时间的1/2,则可认为此类信号是高速信号并产生传输线效应。
国外有很多资料,将1/6作为门限,更严格的甚至为1/10,当延时超过此门限时,可定
义为高速电路。
PCB上的走线将不能用简单的集总参数来描述,而应用分布参数的传输线来描述。

2.信号完整性
信号完整性(Signal Integrity)指的是信号线上信号的质量。
信号完整性问题主要包括:
- 反射
- 振铃
- 地弹
- 串扰
3.传输线
传输线模型可以用串联电阻和并联的电容、电阻和电感结构来等效。
将寄生电阻、电容和电感加到实际的PCB走线中,连线的最终阻抗称为特征阻抗
传输线效应:
- 反射信号
- 延时和时序错误
- 多次跨越逻辑电平门限错误
- 过冲与下冲
- 串扰
- 电磁辐射 EMI
避免传输线效应方法:
严格控制关键走线的长度
合理规划走线的拓扑结构
抑制电磁干扰
电源去耦技术